1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
1001
1002
1003
1004
1005
1006
1007
1008
1009
1010
1011
1012
1013
1014
1015
1016
1017
1018
1019
1020
1021
1022
1023
1024
1025
1026
1027
1028
1029
1030
1031
1032
1033
1034
1035
1036
1037
1038
1039
1040
1041
1042
1043
1044
1045
1046
1047
1048
1049
1050
1051
1052
1053
1054
1055
1056
1057
1058
1059
1060
1061
1062
1063
1064
1065
1066
1067
1068
1069
1070
1071
1072
1073
1074
1075
1076
1077
1078
1079
1080
1081
1082
1083
1084
1085
1086
1087
1088
1089
1090
1091
1092
1093
1094
1095
1096
1097
1098
1099
1100
1101
1102
1103
1104
1105
1106
1107
1108
1109
1110
1111
1112
1113
1114
1115
1116
1117
1118
1119
1120
1121
1122
1123
1124
1125
1126
1127
1128
1129
1130
1131
1132
1133
1134
1135
1136
1137
1138
1139
1140
1141
1142
1143
1144
1145
1146
1147
1148
1149
1150
1151
1152
1153
1154
1155
1156
1157
1158
1159
1160
1161
1162
1163
1164
1165
1166
1167
1168
1169
1170
1171
1172
1173
1174
1175
1176
1177
1178
1179
1180
1181
1182
1183
1184
1185
1186
1187
1188
1189
1190
1191
1192
1193
1194
1195
1196
1197
1198
1199
1200
1201
1202
1203
1204
1205
1206
1207
1208
1209
1210
1211
1212
1213
1214
1215
1216
1217
1218
1219
1220
1221
1222
1223
1224
1225
1226
1227
1228
1229
1230
1231
1232
1233
1234
1235
1236
1237
1238
1239
1240
1241
1242
1243
1244
1245
1246
1247
1248
1249
1250
1251
1252
1253
1254
1255
1256
1257
1258
1259
1260
1261
1262
1263
1264
1265
1266
1267
1268
1269
1270
1271
1272
1273
1274
1275
1276
1277
1278
1279
1280
1281
1282
1283
1284
1285
1286
1287
1288
1289
1290
1291
1292
1293
1294
1295
1296
1297
1298
1299
1300
1301
1302
1303
1304
1305
1306
1307
1308
1309
1310
1311
1312
1313
1314
1315
1316
1317
1318
1319
1320
1321
1322
1323
1324
1325
1326
1327
1328
1329
1330
1331
1332
1333
1334
1335
1336
1337
1338
1339
1340
1341
1342
1343
1344
1345
1346
1347
1348
1349
1350
1351
1352
1353
1354
1355
1356
1357
1358
1359
1360
1361
1362
1363
1364
1365
1366
1367
1368
1369
1370
1371
1372
1373
1374
1375
1376
1377
1378
1379
1380
1381
1382
1383
1384
1385
1386
1387
1388
1389
1390
1391
1392
1393
1394
1395
1396
1397
1398
1399
1400
1401
1402
1403
1404
1405
1406
1407
1408
1409
1410
1411
1412
1413
1414
1415
1416
1417
1418
1419
1420
1421
1422
1423
1424
1425
1426
1427
1428
1429
1430
1431
1432
1433
1434
1435
1436
1437
1438
1439
1440
1441
1442
1443
1444
1445
1446
1447
1448
1449
1450
1451
1452
1453
1454
1455
1456
1457
1458
1459
1460
1461
1462
1463
1464
1465
1466
1467
1468
1469
1470
1471
1472
1473
1474
1475
1476
1477
1478
1479
1480
1481
1482
1483
1484
1485
1486
1487
1488
1489
1490
1491
1492
1493
1494
1495
1496
1497
1498
1499
1500
1501
1502
1503
1504
1505
1506
1507
1508
1509
1510
1511
1512
1513
1514
1515
1516
1517
1518
1519
1520
1521
1522
1523
1524
1525
1526
1527
1528
1529
1530
1531
1532
1533
1534
1535
1536
1537
1538
1539
1540
1541
1542
1543
1544
1545
1546
1547
1548
1549
1550
1551
1552
1553
1554
1555
1556
1557
1558
1559
1560
1561
1562
1563
1564
1565
1566
1567
1568
1569
1570
1571
1572
1573
1574
1575
1576
1577
1578
1579
1580
1581
1582
1583
1584
1585
1586
1587
1588
1589
1590
1591
1592
1593
1594
1595
1596
1597
1598
1599
1600
1601
1602
1603
1604
1605
1606
1607
1608
1609
1610
1611
1612
1613
1614
1615
1616
1617
1618
1619
1620
1621
1622
1623
1624
1625
1626
1627
1628
1629
1630
1631
1632
1633
1634
1635
1636
1637
1638
1639
1640
1641
1642
1643
1644
1645
1646
1647
1648
1649
1650
1651
1652
1653
1654
1655
1656
1657
1658
1659
1660
1661
1662
1663
1664
1665
1666
1667
1668
1669
1670
1671
1672
1673
1674
1675
1676
1677
1678
1679
1680
1681
1682
1683
1684
1685
1686
1687
1688
1689
1690
1691
1692
1693
1694
1695
1696
1697
1698
1699
1700
1701
1702
1703
1704
1705
1706
1707
1708
1709
1710
1711
1712
1713
1714
1715
1716
1717
1718
1719
1720
1721
1722
1723
1724
1725
1726
1727
1728
1729
1730
1731
1732
1733
1734
1735
1736
1737
1738
1739
1740
1741
1742
1743
1744
1745
1746
1747
1748
1749
1750
1751
1752
1753
1754
1755
1756
1757
1758
1759
1760
1761
1762
1763
1764
1765
1766
1767
1768
1769
1770
1771
1772
1773
1774
1775
1776
1777
1778
1779
1780
1781
1782
1783
1784
1785
1786
1787
1788
1789
1790
1791
1792
1793
1794
1795
1796
1797
1798
1799
1800
1801
1802
1803
1804
1805
1806
1807
1808
1809
1810
1811
1812
1813
1814
1815
1816
1817
1818
1819
1820
1821
1822
1823
1824
1825
1826
1827
1828
1829
1830
1831
1832
1833
1834
1835
1836
1837
1838
1839
1840
1841
1842
1843
1844
1845
1846
1847
1848
1849
1850
1851
1852
1853
1854
1855
1856
1857
1858
1859
1860
1861
1862
1863
1864
1865
1866
1867
1868
1869
1870
1871
1872
1873
1874
1875
1876
1877
1878
1879
1880
1881
1882
1883
1884
1885
1886
1887
1888
1889
1890
1891
1892
1893
1894
1895
1896
1897
1898
1899
1900
1901
1902
1903
1904
1905
1906
1907
1908
1909
1910
1911
1912
1913
1914
1915
1916
1917
1918
1919
1920
1921
1922
1923
1924
1925
1926
1927
1928
1929
1930
1931
1932
1933
1934
1935
1936
1937
1938
1939
1940
1941
1942
1943
1944
1945
1946
1947
1948
1949
1950
1951
1952
1953
1954
1955
1956
1957
1958
1959
1960
1961
1962
1963
1964
1965
1966
1967
1968
1969
1970
1971
1972
1973
1974
1975
1976
1977
1978
1979
1980
1981
1982
1983
1984
1985
1986
1987
1988
1989
1990
1991
1992
1993
1994
1995
1996
1997
1998
1999
2000
2001
2002
2003
2004
2005
2006
2007
2008
2009
2010
2011
2012
2013
2014
2015
2016
2017
2018
2019
2020
2021
2022
2023
2024
2025
2026
2027
2028
2029
2030
2031
2032
2033
2034
2035
2036
2037
2038
2039
2040
2041
2042
2043
2044
2045
2046
2047
2048
2049
2050
2051
2052
2053
2054
2055
2056
2057
2058
2059
2060
2061
2062
2063
2064
2065
2066
2067
2068
2069
2070
2071
2072
2073
2074
2075
2076
2077
2078
2079
2080
2081
2082
2083
2084
2085
2086
2087
2088
2089
2090
2091
2092
2093
2094
2095
2096
2097
2098
2099
2100
2101
2102
2103
2104
2105
2106
2107
2108
2109
2110
2111
2112
2113
2114
2115
2116
2117
2118
2119
2120
2121
2122
2123
2124
2125
2126
2127
2128
2129
2130
2131
2132
2133
2134
2135
2136
2137
2138
2139
2140
2141
2142
2143
2144
2145
2146
2147
2148
2149
2150
2151
2152
2153
2154
2155
2156
2157
2158
2159
2160
2161
2162
2163
2164
2165
2166
2167
2168
2169
2170
2171
2172
2173
2174
2175
2176
2177
2178
2179
2180
2181
2182
2183
2184
2185
2186
2187
2188
2189
2190
2191
2192
2193
2194
2195
2196
2197
2198
2199
2200
2201
2202
2203
2204
2205
2206
2207
2208
2209
2210
2211
2212
2213
2214
2215
2216
2217
2218
2219
2220
2221
2222
2223
2224
2225
2226
2227
2228
2229
2230
2231
2232
2233
2234
2235
2236
2237
2238
2239
2240
2241
2242
2243
2244
2245
2246
2247
2248
2249
2250
2251
2252
2253
2254
2255
2256
2257
2258
2259
2260
2261
2262
2263
2264
2265
2266
2267
2268
2269
2270
2271
2272
2273
2274
2275
2276
2277
2278
2279
2280
2281
2282
2283
2284
2285
2286
2287
2288
2289
2290
2291
2292
2293
2294
2295
2296
2297
2298
2299
2300
2301
2302
2303
2304
2305
2306
2307
2308
2309
2310
2311
2312
2313
2314
2315
2316
2317
2318
2319
2320
2321
2322
2323
2324
2325
2326
2327
2328
2329
2330
2331
2332
2333
2334
2335
2336
2337
2338
2339
2340
2341
2342
2343
2344
2345
2346
2347
2348
2349
2350
2351
2352
2353
2354
2355
2356
2357
2358
2359
2360
2361
2362
2363
2364
2365
2366
|
;;; == -*- asm -*- =========================================================
;;; ========================================================================
;;; ___ ___ ======= ==============================
;;; ___( _ ) / _ \ emulation core ====================================
;;; |_ / _ \| | | | emulation core ===================================
;;; / ( (_) | |_| | emulation core ==================================
;;; /___\___/ \___/ emulation core =================================
;;; ======= ==============================
;;; ========================================================================
;;; ========================================================================
;;; http://z80.info/z80oplist.txt
;; == Memory Macros ================================================
;; Macro to read a byte from main memory at register \1. Puts
;; the byte read in \2.
FETCHB MACRO ; 106 cycles, 8 bytes
move.w \1,d1
bsr deref
move.b (a0),\2
ENDM
;; Macro to write a byte in \1 to main memory at \2
PUTB MACRO ; 106 cycles, 8 bytes
move.w \2,d1
bsr deref
move.b \1,(a0)
ENDM
;; Macro to read a word from main memory at register \1
;; (unaligned). Puts the word read in \2.
FETCHW MACRO ; 140 cycles, 16 bytes
move.w \1,d1
bsr deref
;; XXX SPEED
move.b (a0)+,d2
move.b (a0),\2
rol.w #8,\2
move.b d2,\2
ENDM
;; Macro to write a word in \1 to main memory at \2 (regs only)
PUTW MACRO ; 140 cycles, 14 bytes
move.w \2,d1
bsr deref
move.w \1,d0
move.b d0,(a0)+
LOHI d0
move.b d0,(a0)
ENDM
;; Push the word in \1 (register) using stack register esp.
;; Sadly, I can't trust the stack register to be aligned.
;; Destroys d2.
;; (SP-2) <- \1_l
;; (SP-1) <- \1_h
;; SP <- SP - 2
PUSHW MACRO ; 42 cycles, 8 bytes
move.w \1,d2
LOHI d2 ;slow
move.b d2,-(esp) ; high byte
move.b \1,-(esp) ; low byte
ENDM
;; Pop the word at the top of stack esp into \1.
;; Destroys d0.
;; \1_h <- (SP+1)
;; \1_l <- (SP)
;; SP <- SP + 2
POPW MACRO ; 60 cycles, 8 bytes
move.b (esp)+,\1
LOHI \1
move.b (esp)+,\1 ; high byte
HILO \1
ENDM
;; == Immediate Memory Macros ==
;; Macro to read an immediate byte into \1.
FETCHBI MACRO ; 8 cycles, 2 bytes
move.b (epc)+,\1
ENDM
;; Macro to read an immediate word (unaligned) into \1.
FETCHWI MACRO ; 42 cycles, 8 bytes
;; XXX SPEED
move.b (epc)+,d2
move.b (epc)+,\1
rol.w #8,\1
move.b d2,\1
ENDM
;; == Common Opcode Macros =========================================
;; To align opcode routines.
_align SET 0
START MACRO
ORG emu_plain_op+_align
_align SET _align+$40 ; opcode routine length
bra.w do_interrupt ; for interrupt routines
ENDM
;; LOHI/HILO are hideously slow for instructions used often.
;; Consider interleaving registers instead:
;;
;; d4 = [B' B C' C]
;;
;; Thus access to B is fast (swap d4) while access to BC is
;; slow.
;; When you want to use the high reg of a pair, use this first
LOHI MACRO ; 22 cycles, 2 bytes
ror.w #8,\1
ENDM
;; Then do your shit and finish with this
HILO MACRO ; 22 cycles, 2 bytes
rol.w #8,\1
ENDM
;; Rearrange a register: ABCD -> ACBD.
WORD MACRO ; 52 cycles, 14 bytes
move.l \1,-(sp)
movep.w 0(sp),\1
swap \1
movep.w 1(sp),\1
addq #4,sp
ENDM
;; == Special Opcode Macros ========================================
;; Do an ADD \1,\2
F_ADD_W MACRO ; ? cycles, ? bytes
;; XXX
ENDM
;; Do an SUB \1,\2
F_SUB_W MACRO ; ? cycles, ? bytes
;; XXX
ENDM
;; INC and DEC macros
F_INC_B MACRO ; 108 cycles, 34 bytes
move.b #1,f_tmp_byte-flag_storage(a3)
move.b #1,f_tmp_src_b-flag_storage(a3)
move.b \1,f_tmp_dst_b-flag_storage(a3)
addq #1,\1
moveq #2,d0
F_CLEAR d0
F_OVFL
ENDM
F_DEC_B MACRO ; 80 cycles, 26 bytes
move.b #1,f_tmp_byte-flag_storage(a3)
st f_tmp_src_b-flag_storage(a3) ;; why did I do this?
move.b \1,f_tmp_dst_b-flag_storage(a3)
subq #1,\1
F_SET #2
ENDM
F_INC_W MACRO ; 4 cycles, 2 bytes
addq.w #1,\1
ENDM
F_DEC_W MACRO ; 4 cycles, 2 bytes
subq.w #1,\1
ENDM
;; I might be able to unify rotation flags or maybe use a
;; lookup table
;; This is run at the end of every instruction routine.
done:
clr.w d0 ; 4 cycles / 2 bytes
move.b (epc)+,d0 ; 8 cycles / 2 bytes
move.b d0,$4c00+32*(128/8)
rol.w #6,d0 ;18 cycles / 2 bytes
jmp 0(a5,d0.w) ;14 cycles / 4 bytes
;; overhead: 42 cycles /10 bytes
DONE MACRO
bra done
ENDM
;; Timing correction for more precise emulation
;;
;; \1 is number of tstates the current instruction should take
;; \2 is number of cycles taken already
TIME MACRO
ENDM
CNOP 0,32
emu_plain_op: ; Size(bytes) Time(cycles)
; S0 T0
;; NOP
OPCODE(00,«»,4)
;; LD BC,immed.w
;; Read a word and put it in BC
;; No flags
;; 42 cycles
OPCODE(01,«
FETCHWI ebc
»,36,,12)
;; LD (BC),A
;; (BC) <- A
;; No flags
;; 106 cycles
OPCODE(02,«
PUTB eaf,ebc
»,14,,4)
;; INC BC
;; BC <- BC+1
;; No flags
;; 4 cycles
OPCODE(03,«
F_INC_W ebc
»,4,,2)
;; INC B
;; B <- B+1
;; 152 cycles
OPCODE(04,«
LOHI ebc
F_INC_B ebc
HILO ebc
»)
;; DEC B
;; B <- B-1
;; 124 cycles
OPCODE(05,«
LOHI ebc
F_DEC_B ebc
HILO ebc
»)
;nok
;; LD B,immed.b
;; Read a byte and put it in B
;; B <- immed.b
;; No flags
;; 52 cycles
OPCODE(06,«
LOHI ebc
FETCHBI ebc
HILO ebc
»,26,,10)
;nok
;; RLCA
;; Rotate A left, carry bit gets top bit
;; Flags: H,N=0; C aff.
;; XXX flags
;; ? cycles
OPCODE(07,«
rol.b #1,eaf
»,4,,2)
;nok
;; EX AF,AF'
;; No flags
;; XXX AF
;; 4 cycles, 2 bytes
OPCODE(08,«
swap eaf
»,4,,2)
;nok
;; ADD HL,BC
;; HL <- HL+BC
;; Flags: H, C aff.; N=0
;; ? cycles
OPCODE(09,«
F_ADD_W ebc,ehl
»)
;nok
;; LD A,(BC)
;; A <- (BC)
;; No flags
;; 106 cycles, 8 bytes
OPCODE(0a,«
FETCHB ebc,eaf
»,14,,4)
;; DEC BC
;; BC <- BC-1
;; No flags
;; 4 cycles, 2 bytes
OPCODE(0b,«
F_DEC_W ebc
»,4,,2)
;nok
;; INC C
;; C <- C+1
;; Flags: S,Z,H aff.; P=overflow, N=0
;; 108 cycles, 34 bytes
OPCODE(0c,«
F_INC_B ebc
»)
;nok
;; DEC C
;; C <- C-1
;; Flags: S,Z,H aff., P=overflow, N=1
;; 80 cycles, 26 bytes
OPCODE(0d,«
F_DEC_B ebc
»)
;nok
;; LD C,immed.b
;; C <- immed.b
;; No flags
;; 8 cycles, 2 bytes
OPCODE(0e,«
FETCHBI ebc
»,18,,6)
;nok
;; RRCA
;; Rotate A right, carry bit gets top bit
;; Flags: H,N=0; C aff.
;; XXX FLAGS
;; ? cycles
OPCODE(0f,«
ror.b #1,eaf
»)
;nok
;; DJNZ immed.w
;; Decrement B
;; and branch by immed.b
;; if B not zero
;; No flags
;; 24 bytes
;; take: 22+4+ 8+8+4+8+22 = 76
;; skip: 22+4+10+ 22 = 58
OPCODE(10,«
LOHI ebc
subq.b #1,ebc
beq.s local(end) ; slooooow
FETCHBI d1
ext.w d1
add.w d1,epc
local(end):
HILO ebc
»,,,32)
;nok
;; LD DE,immed.w
;; DE <- immed.w
;; No flags
;; 42 cycles, 8 bytes
OPCODE(11,«
FETCHWI ede
»)
;nok
;; LD (DE),A
;; (DE) <- A
;; No flags
;; 106 cycles, 8 bytes
OPCODE(12,«
PUTB eaf,ede
»)
;nok
;; INC DE
;; No flags
;; 4 cycles, 2 bytes
OPCODE(13,«
F_INC_W ede
»)
;nok
;; INC D
;; Flags: S,Z,H aff.; P=overflow, N=0
;; 152 cycles
OPCODE(14,«
LOHI ede
F_INC_B ede
HILO ede
»)
;nok
;; DEC D
;; Flags: S,Z,H aff.; P=overflow, N=1
;; 124 cycles
OPCODE(15,«
LOHI ede
F_DEC_B ede
HILO ede
»)
;nok
;; LD D,immed.b
;; No flags
;; 52 cycles
OPCODE(16,«
LOHI ede
FETCHBI ede
HILO ede
»)
;nok
;; RLA
;; Flags: P,N=0; C aff.
;; XXX flags
;; ? cycles
OPCODE(17,«
roxl.b #1,eaf
»)
;nok
;; JR immed.b
;; PC <- immed.b
;; Branch relative by a signed immediate byte
;; No flags
;; 20 cycles
;; XXX
;; Yes, I can avoid the underef/deref cycle. To do so, put a
;; sled of emulator trap instructions on either side of each
;; 16k page. When that trap is executed, undo the shortcut
;; and redo it by the book.
OPCODE(18,«
clr.w d1
FETCHBI d1
add.w d1,epc
»)
;nok
;; ADD HL,DE
;; HL <- HL+DE
;; Flags: H,C aff,; N=0
;; ? cycles
OPCODE(19,«
F_ADD_W ede,ehl
»)
;nok
;; LD A,(DE)
;; A <- (DE)
;; No flags
;; 106 cycles, 8 bytes
OPCODE(1a,«
FETCHB ede,eaf
»)
;nok
;; DEC DE
;; No flags
;; 4 cycles, 2 bytes
OPCODE(1b,«
subq.w #1,ede
»)
;nok
;; INC E
;; Flags: S,Z,H aff.; P=overflow; N=0
;; 108 cycles, 34 bytes
OPCODE(1c,«
F_INC_B ede
»)
;nok
;; DEC E
;; Flags: S,Z,H aff.; P=overflow, N=1
;; 80 cycles, 26 bytes
OPCODE(1d,«
F_DEC_B ede
»)
;nok
;; LD E,immed.b
;; No flags
;; 8 cycles, 2 bytes
OPCODE(1e,«
FETCHBI ede
»)
;nok
;; RRA
;; Flags: H,N=0; C aff.
;; XXX FLAGS
;; ? cycles
OPCODE(1f,«
roxr.b #1,eaf
»)
;nok
;; JR NZ,immed.b
;; if ~Z,
;; PC <- PC+immed.b
;; No flags
;; 10 bytes
;; take: 40+10+20(=JR immed.b) = 70
;; skip: 40+12+12 = 64
OPCODE(20,«
bsr f_norm_z
;; if the emulated Z flag is set, this will be clear
beq emu_op_18 ; branch taken: Z reset -> eq (zero set)
add.l #1,epc ; skip over the immediate byte
»)
;; LD HL,immed.w
;; No flags
;; 42 cycles
OPCODE(21,«
FETCHWI ehl
»)
;nok
;; LD immed.w,HL
;; (address) <- HL
;; No flags
;; 182 cycles
OPCODE(22,«
FETCHWI d1
PUTW ehl,d1
»)
;nok
;; INC HL
;; No flags
;; 4 cycles
OPCODE(23,«
addq.w #1,ehl
»)
;nok
;; INC H
;; Flags: S,Z,H aff.; P=overflow, N=0
;; 152 cycles
OPCODE(24,«
LOHI ehl
F_INC_B ehl
HILO ehl
»)
;nok
;; DEC H
;; Flags: S,Z,H aff.; P=overflow, N=1
;; 124 cycles
OPCODE(25,«
LOHI ehl
F_DEC_B ehl
HILO ehl
»)
;nok
;; LD H,immed.b
;; No flags
;; 52 cycles
OPCODE(26,«
LOHI ehl
FETCHBI ehl
HILO ehl
»)
;nok
;; DAA
;; Decrement, adjust accum
;; http://www.z80.info/z80syntx.htm#DAA
;; Flags: ummm, go find a manual.
;; XXX
;; ? cycles
OPCODE(27,«
F_PAR eaf
»)
;nok
;; JR Z,immed.b
;; If zero
;; PC <- PC+immed.b
;; SPEED can be made faster
;; No flags
;; ~130 cycles
OPCODE(28,«
bsr f_norm_z
bne emu_op_18
add.l #1,epc
»)
;nok
;; ADD HL,HL
;; No flags
;; ? cycles
OPCODE(29,«
F_ADD_W ehl,ehl
»)
;nok
;; LD HL,(immed.w)
;; address is absolute
;; 172 cycles
OPCODE(2a,«
FETCHWI d1
FETCHW d1,ehl
»)
;nok
;; XXX TOO LONG
;; DEC HL
;; ? cycles
OPCODE(2b,«
F_DEC_W ehl
»)
;nok
;; INC L
;; 108 cycles
OPCODE(2c,«
F_INC_B ehl
»)
;nok
;; DEC L
;; 80 cycles
OPCODE(2d,«
F_DEC_B ehl
»)
;nok
;; LD L,immed.b
;; 8 cycles
OPCODE(2e,«
FETCHBI ehl
»)
;nok
;; CPL
;; A <- NOT A
;; XXX flags
;; ? cycles
OPCODE(2f,«
not.b eaf
»)
;nok
;; JR NC,immed.b
;; If carry clear
;; PC <- PC+immed.b
;; ? cycles
OPCODE(30,«
bsr f_norm_c
beq emu_op_18 ; branch taken: carry clear
add.l #1,epc
»)
;; LD SP,immed.w
;; 140 cycles
OPCODE(31,«
FETCHWI d1
bsr deref
movea.l a0,esp
»)
;nok
;; LD (immed.w),A
;; store indirect
;; 170 cycles
OPCODE(32,«
FETCHWI d1
rol.w #8,d1
PUTB eaf,d1
»)
;nok
;; INC SP
;; No flags
;;
;; FYI: Do not have to deref because this will never cross a
;; page boundary. So sayeth BrandonW.
;; 4 cycles
OPCODE(33,«
addq.w #1,esp
»)
;nok
;; INC (HL)
;; Increment byte
;; SPEED can be made faster
;; 320 cycles
OPCODE(34,«
FETCHB ehl,d1
F_INC_B d1
PUTB d1,ehl
»)
;nok
;; DEC (HL)
;; Decrement byte
;; SPEED can be made faster
;; 292 cycles
OPCODE(35,«
FETCHB ehl,d1
F_DEC_B d1
PUTB d1,ehl
»)
;nok
;; LD (HL),immed.b
;; 114 cycles
OPCODE(36,«
FETCHBI d1
PUTB ehl,d1
»)
;nok
;; SCF
;; Set Carry Flag
;; XXX flags are more complicated than this :(
;; ? cycles
OPCODE(37,«
ori.b #%00111011,flag_valid-flag_storage(a3)
move.b eaf,d1
ori.b #%00000001,d1
andi.b #%11101101,d1
or.b d1,flag_byte-flag_storage(a3)
»)
;nok
;; JR C,immed.b
;; If carry set
;; PC <- PC+immed.b
;; ? cycles
OPCODE(38,«
bsr f_norm_c
bne emu_op_18
add.l #1,epc
»)
;; ADD HL,SP
;; HL <- HL+SP
OPCODE(39,«
move.l esp,a0
bsr underef
F_ADD_W d0,ehl
»)
;nok
;; LD A,(immed.w)
OPCODE(3a,«
FETCHWI d1
FETCHB d1,eaf
»)
;nok
;; DEC SP
;; No flags
OPCODE(3b,«
subq.l #1,esp
»)
;nok
;; INC A
OPCODE(3c,«
F_INC_B eaf
»)
;; DEC A
OPCODE(3d,«
F_DEC_B eaf
»)
;nok
;; LD A,immed.b
OPCODE(3e,«
FETCHBI eaf
»)
;; CCF
;; Clear carry flag
;; XXX fuck flags
OPCODE(3f,«
bsr flags_normalize
;; SZ5H3PNC
ori.b #%00000001,flag_valid-flag_storage(a3)
andi.b #%11111110,flag_byte-flag_storage(a3)
»)
;nok
;; LD B,B
;; SPEED
OPCODE(40,«
LOHI ebc
move.b ebc,ebc
HILO ebc
»)
;nok
;; LD B,C
OPCODE(41,«
move.w ebc,d1
LOHI d1
move.b d1,ebc
»)
;nok
;; LD B,D
;; B <- D
;; SPEED
OPCODE(42,«
LOHI ebc
LOHI ede
move.b ede,ebc
HILO ebc
HILO ede
»)
;nok
;; LD B,E
;; B <- E
OPCODE(43,«
LOHI ebc
move.b ebc,ede ; 4
HILO ebc
»)
;nok
;; LD B,H
;; B <- H
;; SPEED
OPCODE(44,«
LOHI ebc
LOHI ehl
move.b ehl,ebc
HILO ebc
HILO ehl
»)
;nok
;; LD B,L
;; B <- L
OPCODE(45,«
LOHI ebc
move.b ehl,ebc
HILO ebc
»)
;nok
;; LD B,(HL)
;; B <- (HL)
OPCODE(46,«
LOHI ebc
FETCHB ehl,ebc
HILO ebc
»)
;nok
;; LD B,A
;; B <- A
OPCODE(47,«
LOHI ebc
move.b eaf,ebc
HILO ebc
»)
;nok
;; LD C,B
;; C <- B
OPCODE(48,«
move.w ebc,-(sp)
move.b (sp),ebc
;; XXX emfasten?
addq.l #2,sp
»)
;nok
;; LD C,C
OPCODE(49,«
move.b ebc,ebc
»)
;nok
;; LD C,D
OPCODE(4a,«
move.w ede,-(sp)
move.b (sp),ebc
;; XXX emfasten?
addq.l #2,sp
»)
;nok
;; LD C,E
OPCODE(4b,«
move.b ebc,ede
»)
;nok
;; LD C,H
OPCODE(4c,«
LOHI ehl
move.b ebc,ehl
HILO ehl
»)
;nok
;; LD C,L
OPCODE(4d,«
move.b ebc,ehl
»)
;nok
;; LD C,(HL)
;; C <- (HL)
OPCODE(4e,«
FETCHB ehl,ebc
»)
;nok
;; LD C,A
OPCODE(4f,«
move.b eaf,ebc
»)
;nok
; faster (slightly bigger) if we abuse sp again, something along the lines of (UNTESTED)
; move.w ebc,-(sp) ; 8, 2
; move.w ede,-(sp) ; 8, 2
; move.b 2(sp),(sp) ; 16, 4
; move.w (sp)+,ede ; 8, 2
; addq.l #2,sp ; 8, 2
;; LD D,B
OPCODE(50,«
LOHI ebc
LOHI ede
move.b ebc,ede
HILO ebc
HILO ede
»)
;nok
;; LD D,C
OPCODE(51,«
LOHI ede
move.b ebc,ede
HILO ede
»)
;nok
;; LD D,D
OPCODE(52,«
»)
;nok
;; LD D,E
OPCODE(53,«
andi.w #$00ff,ede
move.b ede,d1
lsl #8,d1
or.w d1,ede
»)
;nok
;; LD D,H
OPCODE(54,«
LOHI ede ; 4
LOHI ehl ; 4
move.b ehl,ede ; 4
HILO ede ; 4
HILO ehl ; 4
»,20)
;nok
;20 cycles
;; LD D,L
OPCODE(55,«
LOHI ede
move.b ehl,ede
HILO ede
»)
;nok
;; LD D,(HL)
;; D <- (HL)
OPCODE(56,«
LOHI ede
FETCHB ehl,ede
HILO ede
»)
;nok
;; LD D,A
OPCODE(57,«
LOHI ede
move.b eaf,ede
HILO ede
»)
;nok
;; LD E,B
OPCODE(58,«
LOHI ebc
move.b ebc,ede
HILO ebc
»)
;nok
;; LD E,C
OPCODE(59,«
move.b ebc,ede
»)
;nok
;; LD E,D
OPCODE(5a,«
andi.w #$ff00,ede ; 8/4
move.b ede,d1 ; 4/2
lsr.w #8,d1 ;22/2
or.w d1,ede ; 4/2
»,38,,2)
;nok
;; LD E,E
OPCODE(5b,«
move.b ede,ede
»)
;nok
;; LD E,H
OPCODE(5c,«
LOHI ehl
move.b ede,ehl
HILO ehl
»)
;nok
;; LD E,L
OPCODE(5d,«
move.b ede,ehl
»)
;nok
;; LD E,(HL)
OPCODE(5e,«
FETCHB ehl,d1
»)
;nok
;; LD E,A
OPCODE(5f,«
move.b ede,eaf
»)
;nok
;; LD H,B
OPCODE(60,«
LOHI ebc
LOHI ehl
move.b ehl,ebc
HILO ebc
HILO ehl
»)
;nok
;; LD H,C
OPCODE(61,«
LOHI ehl
move.b ebc,ehl
HILO ehl
»)
;nok
;; LD H,D
OPCODE(62,«
LOHI ede
LOHI ehl
move.b ede,ehl
HILO ede
HILO ehl
»)
;nok
;; LD H,E
OPCODE(63,«
LOHI ehl
move.b ede,ehl
HILO ehl
»)
;nok
;; LD H,H
OPCODE(64,«
LOHI ehl
move.b ehl,ehl
HILO ehl
»)
;nok
;; LD H,L
;; H <- L
OPCODE(65,«
move.b ehl,d1
LOHI ehl
move.b d1,ehl
HILO ehl
»)
;nok
;; LD H,(HL)
OPCODE(66,«
FETCHB ehl,d1
LOHI ehl
move.b d1,ehl
HILO ehl
»)
;nok
;; LD H,A
OPCODE(67,«
LOHI ehl
move.b eaf,ehl
HILO ehl
»)
;nok
;; LD L,B
OPCODE(68,«
LOHI ebc
move.b ebc,ehl
HILO ebc
»)
;nok
;; LD L,C
OPCODE(69,«
move.b ebc,ehl
»)
;nok
;; LD L,D
OPCODE(6a,«
LOHI ede
move.b ede,ehl
HILO ede
»)
;nok
;; LD L,E
OPCODE(6b,«
move.b ede,ehl
»)
;nok
;; LD L,H
OPCODE(6c,«
move.b ehl,d1
LOHI d1
move.b d1,ehl
»)
;nok
;; LD L,L
OPCODE(6d,«
move.b ehl,ehl
»)
;nok
;; LD L,(HL)
;; L <- (HL)
OPCODE(6e,«
FETCHB ehl,ehl
»)
;nok
;; LD L,A
OPCODE(6f,«
move.b eaf,ehl
»)
;nok
;; LD (HL),B
OPCODE(70,«
LOHI ebc
PUTB ehl,ebc
HILO ebc
»)
;nok
;; LD (HL),C
OPCODE(71,«
PUTB ehl,ebc
»)
;nok
;; LD (HL),D
OPCODE(72,«
LOHI ede
PUTB ehl,ede
HILO ede
»)
;nok
;; LD (HL),E
OPCODE(73,«
PUTB ehl,ede
»)
;nok
;; LD (HL),H
OPCODE(74,«
move.w ehl,d1
HILO d1
PUTB d1,ehl
»)
;nok
;; LD (HL),L
OPCODE(75,«
move.b ehl,d1
PUTB d1,ehl
»)
;nok
;; HALT
;; XXX do this
OPCODE(76,«
bra emu_op_76
»)
;nok
;; LD (HL),A
OPCODE(77,«
PUTB eaf,ehl
»)
;nok
;; LD A,B
OPCODE(78,«
move.w ebc,d1
LOHI d1
move.b d1,eaf
»)
;nok
;; LD A,C
OPCODE(79,«
move.b ebc,eaf
»)
;nok
;; LD A,D
OPCODE(7a,«
move.w ede,d1
LOHI d1
move.b d1,eaf
»)
;nok
;; LD A,E
OPCODE(7b,«
move.b ede,eaf
»)
;nok
;; LD A,H
OPCODE(7c,«
move.w ehl,d1
LOHI d1
move.b d1,eaf
»)
;nok
;; LD A,L
OPCODE(7d,«
move.b ehl,eaf
»)
;nok
;; LD A,(HL)
;; A <- (HL)
OPCODE(7e,«
FETCHB ehl,eaf
»)
;; LD A,A
OPCODE(7f,«
»)
;nok
;; Do an ADD \2,\1
F_ADD_B MACRO ; 14 bytes?
move.b \2,d1
move.b \1,d0
bsr alu_add
move.b d1,\2
ENDM
;; ADD A,B
OPCODE(80,«
LOHI ebc
F_ADD_B ebc,eaf
HILO ebc
»)
;nok
;; ADD A,C
OPCODE(81,«
F_ADD_B ebc,eaf
»)
;nok
;; ADD A,D
OPCODE(82,«
LOHI ede
F_ADD_B ede,eaf
HILO ede
»)
;nok
;; ADD A,E
OPCODE(83,«
F_ADD_B ede,eaf
»)
;nok
;; ADD A,H
OPCODE(84,«
LOHI ehl
F_ADD_B ehl,eaf
HILO ehl
»)
;nok
;; ADD A,L
OPCODE(85,«
F_ADD_B ehl,eaf
»)
;nok
;; ADD A,(HL)
;; XXX size?
OPCODE(86,«
FETCHB ehl,d2
F_ADD_B d2,eaf
PUTB d2,ehl
»)
;nok
;; ADD A,A
OPCODE(87,«
F_ADD_B eaf,eaf
»)
;nok
;; Do an ADC \2,\1
F_ADC_B MACRO ; S34
move.b \2,d1
move.b \1,d0
bsr alu_adc
move.b d1,\2
ENDM
;; ADC A,B
;; A <- A + B + (carry)
OPCODE(88,«
LOHI ebc
F_ADC_B ebc,eaf
HILO ebc
»)
;nok
;; ADC A,C
;; A <- A + C + (carry)
OPCODE(89,«
F_ADC_B ebc,eaf
»)
;nok
;; ADC A,D
OPCODE(8a,«
LOHI ede
F_ADC_B ede,eaf
HILO ede
»)
;nok
;; ADC A,E
;; A <- A + E + carry
OPCODE(8b,«
F_ADC_B ede,eaf
»)
;nok
;; ADC A,H
OPCODE(8c,«
LOHI eaf
F_ADC_B ehl,eaf
HILO eaf
»)
;nok
;; ADC A,L
OPCODE(8d,«
F_ADC_B ehl,eaf
»)
;nok
;; ADC A,(HL)
OPCODE(8e,«
FETCHB ehl,d2
F_ADC_B d2,eaf
PUTB d2,ehl
»)
;nok
;; ADC A,A
OPCODE(8f,«
F_ADC_B eaf,eaf
»)
;nok
;; Do a SUB \2,\1
F_SUB_B MACRO
move.b \2,d1
move.b \1,d0
bsr alu_sub
move.b d1,\2
ENDM
;; SUB A,B
OPCODE(90,«
LOHI ebc
F_SUB_B ebc,eaf
HILO ebc
»)
;nok
;; SUB A,C
OPCODE(91,«
F_SUB_B ebc,eaf
»)
;nok
;; SUB A,D
OPCODE(92,«
LOHI ede
F_SUB_B ede,eaf
HILO ede
»)
;nok
;; SUB A,E
OPCODE(93,«
F_SUB_B ede,eaf
»)
;nok
;; SUB A,H
OPCODE(94,«
LOHI ehl
F_SUB_B ehl,eaf
HILO ehl
»)
;nok
;; SUB A,L
OPCODE(95,«
F_SUB_B ehl,eaf
»)
;; SUB A,(HL)
OPCODE(96,«
FETCHB ehl,d2
F_SUB_B d2,eaf
PUTB d2,ehl
»)
;nok
;; SUB A,A
OPCODE(97,«
F_SUB_B eaf,eaf
»)
;nok
;; Do a SBC \2,\1
F_SBC_B MACRO
move.b \2,d1
move.b \1,d0
bsr alu_sbc
move.b d1,\2
ENDM
;; SBC A,B
OPCODE(98,«
LOHI ebc
F_SBC_B ebc,eaf
HILO ebc
»)
;nok
;; SBC A,C
OPCODE(99,«
F_SBC_B ebc,eaf
»)
;nok
;; SBC A,D
OPCODE(9a,«
LOHI ede
F_SBC_B ede,eaf
HILO ede
»)
;nok
;; SBC A,E
OPCODE(9b,«
F_SBC_B ede,eaf
»)
;nok
;; SBC A,H
OPCODE(9c,«
LOHI ehl
F_SBC_B ehl,eaf
HILO ehl
»)
;nok
;; SBC A,L
OPCODE(9d,«
F_SBC_B ehl,eaf
»)
;nok
;; SBC A,(HL)
OPCODE(9e,«
FETCHB ehl,d2
F_SBC_B d2,eaf
PUTB d2,ehl
»)
;nok
;; SBC A,A
OPCODE(9f,«
F_SBC_B eaf,eaf
»)
;nok
F_AND_B MACRO
move.b \2,d1
move.b \1,d0
bsr alu_and
move.b d1,\2
ENDM
;; AND B
OPCODE(a0,«
LOHI ebc
F_AND_B ebc,eaf
HILO ebc
»)
;nok
;; AND C
OPCODE(a1,«
F_AND_B ebc,eaf
»)
;; AND D
OPCODE(a2,«
LOHI ede
F_AND_B ede,eaf
HILO ede
»)
;nok
;; AND E
OPCODE(a3,«
F_AND_B ede,eaf
»)
;nok
;; AND H
OPCODE(a4,«
LOHI ehl
F_AND_B ehl,eaf
HILO ehl
»)
;nok
;; AND L
OPCODE(a5,«
F_AND_B ehl,eaf
»)
;nok
;; AND (HL)
OPCODE(a6,«
FETCHB ehl,d2
F_AND_B d2,eaf
PUTB d2,ehl
»)
;nok
;; AND A
;; SPEED ... It's probably not necessary to run this faster.
OPCODE(a7,«
F_AND_B eaf,eaf
»)
;nok
F_XOR_B MACRO
move.b \2,d1
move.b \1,d0
bsr alu_xor
move.b d1,\2
ENDM
;; XOR B
OPCODE(a8,«
LOHI ebc
F_XOR_B ebc,eaf
HILO ebc
»)
;nok
;; XOR C
OPCODE(a9,«
F_XOR_B ebc,eaf
»)
;nok
;; XOR D
OPCODE(aa,«
LOHI ede
F_XOR_B ede,eaf
HILO ede
»)
;nok
;; XOR E
OPCODE(ab,«
F_XOR_B ede,eaf
»)
;nok
;; XOR H
OPCODE(ac,«
LOHI ehl
F_XOR_B ehl,eaf
HILO ehl
»)
;nok
;; XOR L
OPCODE(ad,«
F_XOR_B ehl,eaf
»)
;nok
;; XOR (HL)
OPCODE(ae,«
FETCHB ehl,d2
F_XOR_B d2,eaf
PUTB d2,ehl
»)
;nok
;; XOR A
OPCODE(af,«
F_XOR_B eaf,eaf
;; XXX
»)
;nok
F_OR_B MACRO
move.b \2,d1
move.b \1,d0
bsr alu_or
move.b d1,\2
ENDM
;; OR B
OPCODE(b0,«
LOHI ebc
F_OR_B ebc,eaf
HILO ebc
»)
;nok
;; OR C
OPCODE(b1,«
F_OR_B ebc,eaf
»)
;nok
;; OR D
OPCODE(b2,«
LOHI ede
F_OR_B ede,eaf
HILO ede
»)
;nok
;; OR E
OPCODE(b3,«
F_OR_B ede,eaf
»)
;nok
;; OR H
OPCODE(b4,«
LOHI ehl
F_OR_B ehl,eaf
HILO ehl
»)
;nok
;; OR L
OPCODE(b5,«
F_OR_B ehl,eaf
»)
;nok
;; OR (HL)
OPCODE(b6,«
;; SPEED unnecessary move
FETCHB ehl,d2
F_OR_B d2,eaf
»)
;nok
OPCODE(b7,«
;; OR A
F_OR_B eaf,eaf
»)
;nok
;; COMPARE instruction
;; Tests the argument against A
F_CP_B MACRO
;; XXX deal with \2 or \1 being d1 or d0
move.b \2,d1
move.b \1,d0
bsr alu_cp
;; no result to save
ENDM
;; CP B
OPCODE(b8,«
move.w ebc,d2
LOHI d2
F_CP_B d2,eaf
»)
;nok
;; CP C
OPCODE(b9,«
F_CP_B ebc,eaf
»)
;nok
;; CP D
OPCODE(ba,«
move.w ede,d2
LOHI d2
F_CP_B d2,eaf
»)
;nok
;; CP E
OPCODE(bb,«
F_CP_B ede,eaf
»)
;nok
;; CP H
OPCODE(bc,«
move.w ehl,d2
LOHI d2
F_CP_B d2,eaf
»)
;nok
;; CP L
OPCODE(bd,«
F_CP_B ehl,eaf
»)
;nok
;; CP (HL)
OPCODE(be,«
FETCHB ehl,d2
F_CP_B d2,eaf
;; no result to store
»)
;nok
;; CP A
OPCODE(bf,«
F_CP_B eaf,eaf
»)
;; RET NZ
;; if ~Z
;; PCl <- (SP)
;; PCh <- (SP+1)
;; SP <- (SP+2)
OPCODE(c0,«
bsr f_norm_z
;; SPEED inline RET
beq emu_op_c9 ; RET
»)
;nok
;; POP BC
;; Pops a word into BC
OPCODE(c1,« ; S10 T
POPW ebc
»)
;nok
;; JP NZ,immed.w
;; if ~Z
;; PC <- immed.w
OPCODE(c2,«
bsr f_norm_z
beq.s emu_op_c3
add.l #2,epc
»)
;nok
;; JP immed.w
;; PC <- immed.w
OPCODE(c3,«
FETCHWI d1
bsr deref
movea.l a0,epc
»,36,,12)
;; CALL NZ,immed.w
;; If ~Z, CALL immed.w
OPCODE(c4,«
bsr f_norm_z
;; CALL (emu_op_cd) will run HOLD_INTS again. This doesn't
;; matter with the current implementation because HOLD_INTS
;; simply sets a bit.
beq emu_op_cd
add.l #2,epc
»)
;nok
;; PUSH BC
OPCODE(c5,«
PUSHW ebc
»)
;nok
;; ADD A,immed.b
OPCODE(c6,«
FETCHBI d1
F_ADD_B d1,eaf
»)
;nok
;; RST &0
;; == CALL 0
;; XXX check
OPCODE(c7,«
move.l epc,a0
bsr underef
PUSHW d0
move.w #$00,d0
bsr deref
move.l a0,epc
»)
;nok
;; RET Z
OPCODE(c8,«
bsr f_norm_z
bne.s emu_op_c9
»)
;nok
;; RET
;; PCl <- (SP)
;; PCh <- (SP+1) POPW
;; SP <- (SP+2)
OPCODE(c9,«
POPW d1
bsr deref
movea.l a0,epc
»)
;nok
;; JP Z,immed.w
;; If Z, jump
OPCODE(ca,«
bsr f_norm_z
bne emu_op_c3
add.l #2,epc
»)
;nok
;; prefix
OPCODE(cb,«
movea.w emu_op_undo_cb(pc),a2
»)
;; nok
;; CALL Z,immed.w
OPCODE(cc,«
bsr f_norm_z
bne.s emu_op_cd
add.l #2,epc
»)
;nok
;; CALL immed.w
;; (Like JSR on 68k)
;; (SP-1) <- PCh
;; (SP-2) <- PCl
;; SP <- SP - 2
;; PC <- address
OPCODE(cd,«
move.l epc,a0
bsr underef ; d0 has PC
add.w #2,d0
PUSHW d0
bra emu_op_c3 ; JP
»)
;; ADC A,immed.b
OPCODE(ce,«
FETCHWI d1
F_ADC_B d1,eaf
»)
;nok
;; RST &08
;; == CALL 8
OPCODE(cf,«
move.l epc,a0
bsr underef ; d0 has PC
PUSHW d0
move.w #$08,d0
bsr deref
move.l a0,epc
»)
;nok
;; RET NC
OPCODE(d0,«
bsr f_norm_c
beq emu_op_c9
»)
;nok
;; POP DE
OPCODE(d1,«
POPW ede
»)
;nok
;; JP NC,immed.w
OPCODE(d2,«
bsr f_norm_c
beq emu_op_c3
add.l #2,epc
»)
;; OUT immed.b,A
OPCODE(d3,«
move.b eaf,d1
FETCHBI d0
bsr port_out
»)
;nok
;; CALL NC,immed.w
OPCODE(d4,«
bsr f_norm_c
beq emu_op_cd
add.l #2,epc
»)
;nok
;; PUSH DE
OPCODE(d5,«
PUSHW ede
»)
;nok
;; SUB A,immed.b
OPCODE(d6,«
FETCHBI d1
F_SUB_B eaf,d1
»)
;nok
;; RST &10
;; == CALL 10
OPCODE(d7,«
move.l epc,a0
bsr underef
PUSHW d0
move.w #$10,d0
bsr deref
move.l a0,epc
»)
;nok
;; RET C
OPCODE(d8,«
bsr f_norm_c
bne emu_op_c9
»)
;nok
;; EXX
OPCODE(d9,«
swap ebc
swap ede
swap ehl
»)
;nok
;; JP C,immed.w
OPCODE(da,«
bsr f_norm_c
bne emu_op_c3
»)
;nok
OPCODE(db,«
;; IN A,immed.b
move.b eaf,d1
FETCHBI d0
bsr port_in
»)
;nok
;; CALL C,immed.w
OPCODE(dc,«
bsr f_norm_c
bne emu_op_cd
add.l #2,epc
»)
;nok
OPCODE(dd,« ; prefix
movea.w emu_op_undo_dd(pc),a2
»)
;; SBC A,immed.b
OPCODE(de,«
FETCHWI d1
F_SBC_B d1,eaf
»)
;nok
;; RST &18
;; == CALL 18
OPCODE(df,«
move.l epc,a0
bsr underef
PUSHW d0
move.w #$18,d0
bsr deref
move.l a0,epc
»)
;nok
;; RET PO
;; If parity odd (P zero), return
OPCODE(e0,«
bsr f_norm_pv
beq emu_op_c9
»)
;nok
;; POP HL
OPCODE(e1,«
POPW ehl
»)
;nok
;; JP PO,immed.w
OPCODE(e2,«
bsr f_norm_pv
beq emu_op_c3
add.l #2,epc
»)
;nok
;; EX (SP),HL
;; Exchange
OPCODE(e3,«
POPW d1
PUSHW ehl
move.w d1,ehl
»)
;nok
;; CALL PO,immed.w
;; if parity odd (P=0), call
OPCODE(e4,«
bsr f_norm_pv
beq emu_op_cd
add.l #2,epc
»)
;nok
;; PUSH HL
OPCODE(e5,«
PUSHW ehl
»)
;nok
;; AND immed.b
OPCODE(e6,«
FETCHBI d1
F_AND_B d1,eaf
»)
;nok
;; RST &20
;; == CALL 20
OPCODE(e7,«
move.l epc,a0
bsr underef
PUSHW d0
move.w #$20,d0
bsr deref
move.l a0,epc
»)
;nok
;; RET PE
;; If parity odd (P zero), return
OPCODE(e8,«
bsr f_norm_pv
bne emu_op_c9
»)
;nok
;; JP (HL)
OPCODE(e9,«
FETCHB ehl,d1
bsr deref
movea.l a0,epc
»)
;nok
;; JP PE,immed.w
OPCODE(ea,«
bsr f_norm_pv
bne emu_op_c3
add.l #2,epc
»)
;nok
;; EX DE,HL
OPCODE(eb,«
exg.w ede,ehl
»)
;nok
;; CALL PE,immed.w
;; If parity even (P=1), call
OPCODE(ec,«
bsr f_norm_c
bne emu_op_cd
add.l #2,epc
»)
;nok
;; XXX this probably ought to hold interrupts too
OPCODE(ed,« ; prefix
movea.w emu_op_undo_ed(pc),a2
»)
;nok
;; XOR immed.b
OPCODE(ee,«
FETCHBI d1
F_XOR_B d1,eaf
»)
;nok
;; RST &28
;; == CALL 28
OPCODE(ef,«
move.l epc,a0
bsr underef
PUSHW d0
move.w #$28,d0
bsr deref
move.l a0,epc
»)
;nok
;; RET P
;; Return if Positive
OPCODE(f0,«
bsr f_norm_sign
beq emu_op_c9 ; RET
»)
;nok
;; POP AF
;; SPEED this can be made faster ...
;; XXX AF
OPCODE(f1,«
POPW eaf
move.w eaf,(flag_byte-flag_storage)(a3)
move.b #$ff,(flag_valid-flag_storage)(a3)
»)
;nok
;; JP P,immed.w
OPCODE(f2,«
bsr f_norm_sign
beq emu_op_c3 ; JP
add.l #2,epc
»)
;nok
OPCODE(f3,«
;; DI
bsr ints_stop
»)
;; CALL P,&0000
;; Call if positive (S=0)
OPCODE(f4,«
bsr f_norm_sign
beq emu_op_cd
»)
;nok
;; PUSH AF
OPCODE(f5,«
bsr flags_normalize
LOHI eaf
move.b flag_byte(pc),eaf
;; XXX wrong, af is not normalized by flags_normalize?
HILO eaf
PUSHW eaf
»)
;nok
OPCODE(f6,«
;; OR immed.b
FETCHBI d1
F_OR_B d1,eaf
»)
;nok
;; RST &30
;; == CALL 30
OPCODE(f7,«
move.l epc,a0
bsr underef
PUSHW d0
move.w #$30,d0
bsr deref
move.l a0,epc
»)
;nok
;; RET M
;; Return if Sign == 1, minus
OPCODE(f8,«
bsr f_norm_sign
bne emu_op_c9 ; RET
»)
;nok
;; LD SP,HL
;; SP <- HL
OPCODE(f9,«
move.w ehl,d1
bsr deref
movea.l a0,esp
»)
;nok
;; JP M,immed.w
OPCODE(fa,«
bsr f_norm_sign
bne emu_op_c3 ; JP
add.l #2,epc
»)
;nok
;; EI
OPCODE(fb,«
bsr ints_start
»)
;nok
;; CALL M,immed.w
;; Call if minus (S=1)
OPCODE(fc,«
bsr f_norm_sign
bne emu_op_cd
add.l #2,epc
»)
;nok
;; swap IY, HL
OPCODE(fd,« ; prefix
movea.w emu_op_undo_fd(pc),a2
»)
;; CP immed.b
OPCODE(fe,«
FETCHBI d1
F_CP_B d1,eaf
»)
;nok
;; RST &38
;; == CALL 38
OPCODE(ff,«
move.l epc,a0
bsr underef
PUSHW d0
move.w #$38,d0
bsr deref
move.l a0,epc
»)
;nok
|